功耗效率是Mali全系列IP的設(shè)計指導(dǎo)原則,包括一系列經(jīng)過驗證的多樣化系統(tǒng)帶寬壓縮技術(shù)。在高端設(shè)備的配置中,Mali-V550視頻處理器全面支持單一內(nèi)核的HEVC編碼與解碼,并在八核的配置下,可將性能擴(kuò)展至4K120幀分辨率。Mali-DP550顯示處理器則能針對諸如合成、縮放、旋轉(zhuǎn)和圖形后處理等來卸載圖形處理器的任務(wù),提供增強(qiáng)性能,以最大化電池壽命。
通過FinFET技術(shù) 縮短上市時間
基于TSMC先進(jìn)的16納米FinFET+工藝節(jié)點的POP IP,可允許芯片供應(yīng)商在可預(yù)期的性能、功耗及上市時間的情況下,實現(xiàn)從32/28納米工藝節(jié)點向更先進(jìn)工藝節(jié)點的遷移。ARM POP IP可讓Cortex-A72在典型的環(huán)境下,保持智能手機(jī)運行于2.5GHz,并在較大尺寸的設(shè)備中可擴(kuò)展至更高性能。POP IP同時也支持Mali-T880在TSMC 16納米FinFET+工藝節(jié)點下的實現(xiàn)。
ARMv8-A引領(lǐng)移動生態(tài)系統(tǒng)創(chuàng)新不斷前行
通過ARMv8-A架構(gòu)所帶來的好處,移動生態(tài)系統(tǒng)正向Google Android™ 5.0 Lollipop遷移。ARM新的IP組合在此基礎(chǔ)上構(gòu)建,并允許合作伙伴在不犧牲電池壽命的情況下,在最輕薄的產(chǎn)品中提供更高性能。從2015年到2016年的過程中,ARM預(yù)期Google Android 5.0 Lollipop將廣泛應(yīng)用于高端移動設(shè)備市場,從而釋放64位ARMv8-A架構(gòu)處理器的性能。這為更多的應(yīng)用開發(fā)者開啟一扇大門,他們能夠利用雙倍的SIMD多媒體(ARM NEON™技術(shù))與浮點性能、保護(hù)消費者數(shù)據(jù)的加密指令、4GB甚至更高的內(nèi)存支持,提供下一代高端移動體驗。
ARM合作伙伴證言
海思半導(dǎo)體圖靈業(yè)務(wù)部部長姚剛表示:“隨著越來越多的設(shè)備及用戶開始通過云的連接來獲取數(shù)碼體驗,保持設(shè)備連接、數(shù)據(jù)的獲取、高價值內(nèi)容的發(fā)布與存儲等需求都正在經(jīng)歷巨大的變革。海思半導(dǎo)體始終致力于提供兼具更高性能和出色能效比的平臺以滿足客戶需求。我們非常支持ARM推出的這一套高端移動平臺IP組合:高于3倍2014年主流設(shè)備性能的Cortex-A72處理器將改變游戲規(guī)則,而使用最先進(jìn)技術(shù)的Mali-T880會為用戶提供頂級的圖形體驗。相信我們的伙伴關(guān)系能夠共同引領(lǐng)移動與網(wǎng)絡(luò)解決方案的全新時代?!?/P>
聯(lián)發(fā)科技資深副總經(jīng)理陳冠州指出:“移動市場的創(chuàng)新步伐正在以前所未見的速度前進(jìn),這意味著我們必須快速地為客戶提供最新的技術(shù)。我們非常榮幸能夠與ARM合作發(fā)布Cortex-A72處理器,并將ARMv8-A架構(gòu)領(lǐng)先的性能和功耗效率基準(zhǔn)引入市場。終其目的就是在應(yīng)用、內(nèi)容與設(shè)備復(fù)雜度日益增加的情況下,為終端使用者提供更好的用戶體驗?!?/P>
瑞芯微電子首席營銷官陳鋒表示:“越來越多的消費者已經(jīng)把智能手機(jī)、平板電腦、筆記本、平板手機(jī)以及其他大尺寸設(shè)備作為日常主要的計算平臺。而這些較大尺寸的設(shè)備需要能夠擴(kuò)展至不同處理器配置所提供的更高性能和更佳功耗效率作為支撐。瑞芯微非常高興能夠成為ARM Cortex-A72的合作伙伴,為消費者提供廣泛的高端移動平臺。我們也將致力于為客戶及消費者帶來領(lǐng)先的處理器與圖形處理器技術(shù)和解決方案,以實現(xiàn)個人與企業(yè)用戶無與倫比的使用體驗。”
TSMC設(shè)計架構(gòu)營銷部高級總監(jiān)Suk Lee指出:“由于在良率及性能等方面的快速進(jìn)展,基于Cortex-A57的SoC已經(jīng)在TSMC 16納米FinFET+工藝節(jié)點上實現(xiàn)了優(yōu)異的成果。通過結(jié)合TSMC 16納米FinFET+工藝技術(shù)與ARM POP IP的實現(xiàn)優(yōu)勢,我們能夠協(xié)助客戶迅速地在2016年初實現(xiàn)基于Cortex-A72高度優(yōu)化的移動SoC?!?/P>
Cadence資深副總裁、EDA首席戰(zhàn)略官兼CEO辦公室主任徐季平博士表示:“Cadence與ARM一直以來維持著緊密的合作關(guān)系,并在幫助共同客戶實現(xiàn)成功方面展現(xiàn)卓越的成效。為支持全新的ARM高端移動體驗IP組合,Cadence創(chuàng)建了一個完整的SoC環(huán)境,便于優(yōu)化實現(xiàn)、并進(jìn)行操作系統(tǒng)啟動時的系統(tǒng)驗證與互連子系統(tǒng)性能的分析。ARM在Cortex-A72處理器的開發(fā)中采用了Cadence數(shù)字與系統(tǒng)至芯片(system-to-silicon)驗證工具及其IP,以確保流程符合移動設(shè)計的復(fù)雜需求,幫助芯片開發(fā)廠商縮短上市時間,并在先進(jìn)工藝節(jié)點下實現(xiàn)最佳的性能。”
新思科技(Synopsys)客戶服務(wù)部門執(zhí)行副總裁Deirdre Hanford指出:“在與ARM長達(dá)20余年的合作基礎(chǔ)上,我們憑借Synopsys眾多的工具幫助客戶實現(xiàn)創(chuàng)新產(chǎn)品的快速上市,并同時滿足功耗、性能與面積等設(shè)計指標(biāo)。早期授權(quán)采用ARM全新IP組合的客戶,包括Cortex-A72處理器、CoreLink CCI-500、Mali-T880圖形處理器、Mali-V550視頻處理器以及Mali-DP550顯示處理器,均正使用Synopsys的工具、方法與專業(yè)服務(wù),進(jìn)行產(chǎn)品設(shè)計與驗證,從而實現(xiàn)高端移動體驗。針對全新IP組合中的ARM Cortex-A72,我們的參考實現(xiàn)(Reference Implementation, RI)構(gòu)建于ARM Cortex-A57及Cortex-A53的成功案例,允許芯片設(shè)計廠商有效利用’Synopsys’ IC Compiler™ II產(chǎn)品所帶來的10倍設(shè)計輸量,并在移動設(shè)備的功耗限制下,達(dá)到性能提升的目標(biāo)?!?p align="center" class="pageLink"> 2/3 首頁 上一頁 1 2 3 下一頁 尾頁